基于FPGA的ARINC429总线IP核的设计与实现
为使计算机与ARINC429总线设备之间的数据通信更加方便,同时最大可能地降低设计成本.设计了ARINC429总线协议IP核,协议处理模块功能可以由可编程逻辑器件FPGA通过逻辑设计来实现,从而将总线的协议处理模块均集成于FPGA芯片上.在开发总线协议IP核时采用功能模块化方法,将逻辑设计划分为数据协议处理模块、缓冲模块、定时模块等部分.最后通过仿真验证,结果表明429总线协议IP核能够实现多通道数据的收发,逻辑设计符合ARINC429总线的数据传输要求,且满足特定场合的应用.
FPGA、ARINC429总线、IP核、收发模块
42
V243.1(航空仪表、航空设备、飞行控制与导航)
国家自然科学基金61175029
2014-09-26(万方平台首次上网日期,不代表论文的发表时间)
149-153