北斗B1I信号码模块的FPGA设计与实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1000-2367.2013.05.011

北斗B1I信号码模块的FPGA设计与实现

引用
基于FPGA技术,设计实现了北斗B1I信号码模块,包括码模块的关键参数设计以及各部分的详细设计.采用模块化设计思想,重点设计码NCO,码产生,码滑动,并使用Verilog语言在FPGA中仿真实现.仿真结果表明:理论分析与实验结果吻合,能够正确高效的产生北斗B1I信号,码跟踪频率分辨率为9 mHz,码相位误差为1/2码片,为研制北斗接收机相关器芯片奠定了良好的基础.

北斗B1I信号、FPGA、相关器、码模块

41

TN96

江西省科技支撑计划项目2010BGB00700;江西省科技支撑计划项目20123BBE50098

2013-11-12(万方平台首次上网日期,不代表论文的发表时间)

共6页

42-47

相关文献
评论
暂无封面信息
查看本期封面目录

河南师范大学学报(自然科学版)

1000-2367

41-1109/N

41

2013,41(5)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn