10.3969/j.issn.0258-0934.2023.01.020
一种低噪声CT Δ-∑调制器的理论建模分析
针对一种低噪声的连续时间Δ-∑调制器的理论建模进行了研究.具体实现是以一个高速四阶CT Δ-∑调制器为例,首先通过分析其单回路环路滤波器的传递函数,提出了一种在有限增益带宽放大器存在的情况下,设计最优CT Δ-∑调制器的方法,可以将信号传递函数的峰值包含在CT环路滤波器的传递函数中,并通过一种递推算法来得到调制器的最佳系数;然后在考虑采用有限增益带宽放大器时的频率特性对环路滤波器的影响下,对构成调制器的内部模块进行了详细的系统级和行为电路级的建模分析,并考虑了反馈数模转换器的上升/下降时间的建模;仿真实验结果表明,采用本文建模方法设计的CTΔ-∑调制器在噪声整形和抗混叠滤波方面具有极强的鲁棒性.
连续时间Δ-∑调制器、理论建模、环路滤波器、信号传递函数、峰值、增益带宽、噪声性能
43
TN432(微电子学、集成电路(IC))
国家自然科学基金61272527
2023-08-09(万方平台首次上网日期,不代表论文的发表时间)
共11页
116-126