10.3969/j.issn.0258-0934.2014.02.003
一种8位高精度、低功耗DAC设计
该设计的DAC为芯片内甄别器提供了一个可调的阈值,要求具有较高的精度,较低的功耗。基于chartered 0.35μm工艺,采用Spectre 进行了仿真设计,非线性误差DNL<0.025 LSB,INL<0.17 LSB,功耗低于3 mW。文章描述了R-2R型DAC的电路结构,主要介绍了电阻网络,抗单粒子翻转的DICE锁存器等的设计。最后给出了版图和后仿结果,满足设计的要求。
数模转换器、R-2R、双互锁存储单元锁存器、积分非线性、差分非线性、匹配
TN492(微电子学、集成电路(IC))
2014-06-19(万方平台首次上网日期,不代表论文的发表时间)
共5页
134-137,151