10.3969/j.issn.1006-3080.2011.01.016
一种Rayleigh衰落信道模拟器的设计
提出了一种以FPGA为实现平台的Rayleigh衰落信道模拟器设计方法.该模拟器采用基于正弦波叠加法的改进Jakes仿真模型,其统计特性与Rayleigh衰落信道吻合度较好.该模型的定点仿真和模拟器的仿真实验结果表明,信道模拟器能较好地模拟Rayleigh衰落信道的特性.
Rayleigh衰落信道模拟器、改进Jakes仿真模型、定点仿真
37
TN92
2016-05-06(万方平台首次上网日期,不代表论文的发表时间)
共5页
90-94