基于VHDL的有限状态机设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1674-3504.2007.04.014

基于VHDL的有限状态机设计

引用
VHDL是EDA的关键技术之一.有限状态机是实现高效率高可靠逻辑控制的重要途径.本文通过使用VHDL硬件描述语言和复杂可编程逻辑器件EP1C3TC144设计模4可逆计数器电路的过程,详细介绍了硬件描述语言(VHDL)和MAX+plusII集成开发软件在现代数字电子设计中的应用,阐述了有限状态机的特点,以及基于VHDL的有限状态机设计的方法和过程,并对设计过程中容易出现的问题进行了讨论.基于有限状态机的计数器有效消除了计数器中经常出现的时序毛刺现象,该模4可逆计数器在可编程逻辑器件EP1C3TC144上实现.

EDA、VHDL、有限状态机、MAX+plusII

30

TP331.2(计算技术、计算机技术)

2008-05-13(万方平台首次上网日期,不代表论文的发表时间)

共4页

366-369

相关文献
评论
暂无封面信息
查看本期封面目录

东华理工学院学报

1000-2251

36-1300/N

30

2007,30(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn