10.19956/j.cnki.ncist.2023.01.010
基于FPGA的Sobel边缘检测架构
本文提出了一种基于Field Programmable Gate Array(FPGA)实现的高效8-bitSobel边缘检测硬件架构,通过结构优化和引入流水线技术,不仅减少了硬件资源利用率,并且提高了系统运行的最大频率.与三种现有的Sobel边缘检测架构相比,第一种是传统的Sobel边缘检测结构,另外两种也是8-bitSobel边缘检测结构.结果表明,本文提出的8-bitSobel边缘检测结构比传统的Sobel边缘检测结构在硬件资源上减少了37.55%,运行速度上提高了14.74%.尽管与运行速度最快的8-bitSobel边缘检测结构相比在速度上降低了1.24%,但是在资源率上提高了25%.因此,本文提出的8-bitSobel边缘检测架构更适用于硬件资源有限的平台.
FPGA、Sobel、流水线、边缘检测
20
TN911.73;TP391.41
国家重点实验室开放基金;安徽省重点研究与开发计划项目
2023-03-15(万方平台首次上网日期,不代表论文的发表时间)
共8页
72-79