基于自适应HereBoy算法的电路进化设计实验研究
针对电路进化设计演化后期种群收敛速度放慢等问题,采用自适应HereBoy算法,融入遗传算法的群体概念,研究自适应因子在进化算法中对演化收敛速度的影响.运用类神经网络的电路模型和矩阵编码方法对组合电路进行编码,建立了电路编码到电路功能的映射关系,采用外部进化方式进行电路适应度值评估,引入自适应遗传算子提高算法收敛速度和种群多样性.二位二进制乘法器电路的进化结果表明,该方法较传统HereBoy算法在电路进化设计进程中电路平均演化代数及演化时间明显减小,在进化后期,随着种群演化代数增加适应度值平均涨幅提高.
电子电路、演化硬件、电路进化、神经网络、HereBoy算法、自适应算子
36
TP275+.5(自动化技术及设备)
国家重点实验室基金9140C87040415JB34004;河北省自然科学基金F2014208113;教育部留学回国人员科研启动基金
2015-07-31(万方平台首次上网日期,不代表论文的发表时间)
共7页
293-299