10.3969/j.issn.1008-1542.2007.02.015
一种EW接收机信号处理系统的设计与实现方法
设计了一种基于FFT/IFFT、全FPGA实现、环形结构的电子战数字接收机信号处理系统,它由4片FPGA分别实现高速数据传输接口、FFT/IFFT运算及信号的时/频域检测.该系统可完成1~1 024 K点的FFT运算及1~64 K点的IFFT运算,可检测出4个同时到达的脉冲雷达信号的脉冲描述字参数.系统中FPGA以分布式、多总线、并行、流水方式工作,当采用256 K点的FFT变换、32 K点的IFFT变换时,检测出4个信号的典型用时约20 ms.
电子战、数字接收机、信号处理系统、FPGA、FFT
28
TN911.72
2007-07-30(万方平台首次上网日期,不代表论文的发表时间)
共5页
142-146