10.3969/j.issn.1673-7938.2012.05.004
基于FPGA的SDRAM控制器的设计与实现
由于同步动态随机存储器SDRAM内部结构原因导致其控制逻辑比较复杂。现场可编程逻辑门阵列FPGA作为一种半定制电路具有速度快、内部资源丰富、可重构等优点。本文设计了一种基于FPGA的SDRAM控制器,在介绍控制器的逻辑结构的基础上,对FPGA与SDRAM间数据通信进行了时序分析,实现SDRAM带有自动预充电突发读写和非自动预充电整页读写。
SDRAM控制器、FPGA、时序分析、自动预充电
22
TP273(自动化技术及设备)
2012-12-21(万方平台首次上网日期,不代表论文的发表时间)
共4页
10-13