10.3969/j.issn.1671-7449.2021.03.012
基于FPGA的USB3.0通信接口设计
针对大批量高速数据传输的准确性和稳定性问题,本文设计了一种适用于FPGA开发使用的USB3.0通信IP核接口.采用Cypress公司的CYUSB3014芯片作为USB3.0器件,在vivado软件上进行USB3.0通信IP核接口的软件设计,最终在以FPGA作为主控芯片的USB3.0高速数据传输系统上对该IP核进行测试.测试结果表明,该IP核实际可达到的最大上行通信速率可达253.1 MB/s,下行最大通信速率可达131.9 MB/s.
高速数据传输、FPGA、USB3.0、CYUSB3014、IP核
35
TN919.3
国家自然科学基金;山西省应用基础研究资助项目;山西省应用基础研究资助项目;高等学校科技创新项目;山西省研究生教育创新项目
2021-06-21(万方平台首次上网日期,不代表论文的发表时间)
共5页
261-265