10.3969/j.issn.1671-7449.2019.05.014
基于UVM的FPGA通用接口测试平台设计
采用层次化设计、通用数据库共享、事件同步化处理、脚本执行等方法,研究了在UVM验证平台中引入高层次化序列分类设计,利用一种通用数据库共享方式替换专用端口进行组件间的信息传递,通过事件触发方式解决组件间的同步化,克服了平台难以适应多重验证环境的局限性,实现了测试指令与测试设计分离,测试设计与被测设计分离,测试平台的可重用性得到进一步提升.平台提供可视化的人机交换界面和脚本命令两种执行方式,通过项目测试结果分析和对比,新的平台克服了UVM验证平台的复杂性,具有简洁、透明的处理方式,能够同时满足多种接口测试需要,是一种建立FPGA通用接口自动化测试平台的有效方法.
FPGA、UVM、测试平台、数据库
33
TP3(计算技术、计算机技术)
2019-10-30(万方平台首次上网日期,不代表论文的发表时间)
共7页
443-449