基于FPGA的应力应变测试系统设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1671-7449.2012.02.013

基于FPGA的应力应变测试系统设计

引用
在某些应变测试系统中,既要求体积小,功耗低,还要求实现实时显示,这样系统就必须具有较高的数据传输速度和更加灵活的通道选择及采样方式,本文介绍了用FPGA硬件实现上述要求的方法.用FPGA来实现主控逻辑模块.FPGA经过一系列的逻辑和时钟运算,按照用户的设置要求将命令逻辑解串并发送到单片机及模拟电路.单片机采集到的数据保存到FPGA内部的FIFO里,当达到FIFO余度值时,计算机取走采集到的数据进行显示和存储.实验结果表明,系统工作稳定,控制方便,能得到可靠的实验数据.

FPGA、应变测试、多通道采样、串并转换、FIFO

26

TP332.1(计算技术、计算机技术)

2012-07-03(万方平台首次上网日期,不代表论文的发表时间)

共4页

158-161

相关文献
评论
暂无封面信息
查看本期封面目录

测试技术学报

1671-7449

14-1301/TP

26

2012,26(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn