10.3969/j.issn.1671-7449.2002.z2.095
基于VHDL的通用计数器门控电路设计
本文研制的通用计数器足对频率和时间间隔进行测量的仪器之一.门控电路足计数器的关键部分,直接影响仪器的功能和性能指标.基于VHDL(Very High Speed Inttegrated Circuit Hardware Description Language)的硬件设计采用自上而下的设计方法,极大的简化了数字电路的设计,在现代EDA中获得广泛应用.本文分析了通用计数器频率测量原理,介绍了利用VHDL技术设计门控电路的方法,并给出设计实例.该方法已成功地应用在我们设计的通用计数器中.
通用计数器、VHDL、门控电路
16
TN7(基本电子电路)
2005-12-22(万方平台首次上网日期,不代表论文的发表时间)
共3页
1228-1230