基于FPGA延迟链差值的时间间隔测量方法
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

基于FPGA延迟链差值的时间间隔测量方法

引用
基于FPGA的时间间隔测量,由于其精度高、成本低、系统结构简单等突出优点,在时间间隔测量领域已成为主要研究方向之一.介绍了一种基于FPGA延迟链差值的时间间隔测量方法,利用片内单元缓冲器与触发器组成的延迟链形成的延迟链差值进行时间间隔测量,整个系统占用了较少的芯片资源.此方法既可为功能电路独立使用,也可通过FPGA中Logic Lock反标注进行系统的移植.此次研究建立在Altera公司的Cyclone系列二代芯片上,时序仿真表明时间间隔测量误差小于1 ns,硬件测试精度优于2 ns.

时间间隔测量、延迟链、时序仿真、硬件测试

12

TN247(光电子技术、激光技术)

2014-10-31(万方平台首次上网日期,不代表论文的发表时间)

42-45

相关文献
评论
暂无封面信息
查看本期封面目录

光学与光电技术

1672-3392

42-1696/O3

12

2014,12(5)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn