10.3969/j.issn.1008-3545.2009.02.010
一种基于FPGA的新型快速位同步系统设计
提出了一种简单快速的多速率位同步FPGA实现方法,该方法采用码元的上升沿或者下降沿作为触发信号对分频器进行复位来获取码元的位时钟信息.仿真及实验表明:该系统具有较快的位同步建立时间,系统工作稳定、可靠.
位同步、分频器、现场可编程门阵列
TP311;TN919(计算技术、计算机技术)
2009-09-28(万方平台首次上网日期,不代表论文的发表时间)
共3页
34-36
点击收藏,不怕下次找不到~
10.3969/j.issn.1008-3545.2009.02.010
位同步、分频器、现场可编程门阵列
TP311;TN919(计算技术、计算机技术)
2009-09-28(万方平台首次上网日期,不代表论文的发表时间)
共3页
34-36
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn