1024点高速FFT处理器的FPGA设计与实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3760/cma.j.issn.1673-4181.2011.04.004

1024点高速FFT处理器的FPGA设计与实现

引用
目的 设计满足高速实时信号处理需要的快速傅里叶变换(FFT)处理器。方法采取基-2按频率抽取( DIF)FFT算法,蝶形运算单元采用流水线方式,接收数据采用乒乓操作的方法设计基于现场可编程门阵列(FPGA)的1 024点、32位字长、定点复数FFT处理器。结果在时钟100 MHz下,计算1次1 024点定点FFT耗时约为62.95 μs。该处理器能达到高速实时系统的要求。结论将FFT算法的理论研究应用于超声诊断仪中自适应动态滤波器系统和超声多普勒血流测量系统平台有一定的参考价值。

现场可编程 门阵列、1 024点快速傅里叶变换、蝶形运算、乒乓操作

34

TN911.72

协和青年科研基金;中央级公益性科研院所基本科研业务专项

2011-11-24(万方平台首次上网日期,不代表论文的发表时间)

205-208

相关文献
评论
暂无封面信息
查看本期封面目录

国际生物医学工程杂志

1673-4181

12-1382/R

34

2011,34(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn