基于FPGA的数字程控中频放大电路设计
针对将DC-50 GHz取样器输出中频信号进行阶梯放大,匹配信号测试系统调节档位的需求,设计了一种基于FGPA的双通道数字程控中频放大电路.该设计由运算放大器OP37GS、模拟开关DG611 EEY和高精度电阻组成.高频信号经取样器取样保持后输出频率为36.8 kHz中频信号,经滤波器处理,进入数字控制中频放大电路,在FPGA的控制下,可实现0.5、1、2、2.5、5、10、20、25阶梯放大,对应于信号测试系统调节档位.通过硬件测试实验表明,设计电路可实现对中频信号的阶梯放大,线性度与精确度良好,满足应用需求.
数字程控、中频放大、FPGA
39
TM431.1(变压器、变流器及电抗器)
2020-05-11(万方平台首次上网日期,不代表论文的发表时间)
共7页
111-117