基于嵌入式系统的简易逻辑分析仪设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

基于嵌入式系统的简易逻辑分析仪设计

引用
基于数字信号采集处理以及数字示波器存储显示原理,提出了一种简易逻辑分析仪制作方案.该系统主要由C8051F020与FPGA最小系统模块、ADC采集模块、信号衰减模块及TFT触摸显示模块组成.该设计采用单级、三级触发方式判断,可同时对8路信号进行采集、触发、存储及显示.经实验验证,该系统具有较高的测试速率、能实现多通道输入、可进行多级触发等优点.

数字信号、逻辑分析仪、触发、多通道

36

TM932

2017-08-16(万方平台首次上网日期,不代表论文的发表时间)

共5页

77-81

相关文献
评论
暂无封面信息
查看本期封面目录

国外电子测量技术

1002-8978

11-2268/TN

36

2017,36(7)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn