10.3969/j.issn.1002-8978.2013.11.018
基于FPGA与AD9854的宽带扫频信号源设计
以直接数字频率合成技术为核心的宽带扫频信号源已成为近年来的研究热点.详细分析了数字频率合成芯片AD9854在Ramped FSK工作模式下的扫频信号输出原理,并以Altera公司CycloneIII EP3C10E144C8N FPGA为主控芯片,组建外围电路,利用QuartusII开发工具以及VHDL语言编写控制逻辑,实现了扫频范围为0~90 MHz的扫频源系统.测试结果表明:该系统扫频步进30 Hz,时间步进1.6μs,并可实现非线性频率扫描,系统性能达到了分布式光纤布里渊传感测量系统对扫频源的要求.
扫频、宽带、直接数字频率合成、FPGA
32
TP2;TN79(自动化技术及设备)
2013-12-09(万方平台首次上网日期,不代表论文的发表时间)
共5页
65-69