10.3969/j.issn.1002-8978.2012.08.019
基于FPGA的IRIG-B(DC)码编码与解码器设计
为了达到IRIG-B码与时间信号的精确同步,采用现代化靶场的IRIG-B编码和解码的原理,提出了基于FPGA实现IRIG-B(DC)码编码与解码的设计方案.编码模块接收从GPS模块解析来的时间信息和1 pps信号完成编码,解码模块接收IRIG-B(DC)码,完成对时间信息的解析以及输出1 pps信号.实验证明,采用基于FPGA的IRIG-B(DC)码的编码与解码的设计,具有精度高,性能稳定,体积小,成本低等优点,对于常规武器靶场时统设备的技术更新具有重要实践意义.
IRIG-B、时间同一系统、FPGA设计
31
TN9;TP3
2013-01-05(万方平台首次上网日期,不代表论文的发表时间)
共4页
64-67