10.3969/j.issn.1002-8978.2012.03.015
基于DSP的ADC测试功耗优化设计
随着大规模混合信号集成电路设计水平及复杂性的不断提高,对其进行测试的难度与成本变得越来越高,而测试功耗过高已经成为影响测试成本的一个重要因素.ADC作为混合信号电路的典型代表,已经应用在了各种集成模块上.文章中为降低ADC测试功耗,对ADC的测试结构进行了部分改进,并运用遗传算法搜索了低功耗测试激励.理论研究及仿真实验表明,优化后的结构和低功耗测试激励较优化前能同时降低测试时的峰值功耗和平均功耗.
ADC、低功耗测试结构、遗传算法
31
TP2(自动化技术及设备)
2012-06-26(万方平台首次上网日期,不代表论文的发表时间)
共4页
55-57,61