10.3969/j.issn.1002-8978.2011.08.015
基于FPGA的高速Viterbi译码器
分析了卷积编码和Viterbi译码的原理,详细描述了和硬件结构对应的各个功能模块的作用和工作方式.介绍了利用FPGA内的寄存器资源采用并行处理的译码方法,达到了较高的译码速率,并且在硬件资源允许的条件下,效率还可进一步提高.
信道编码、FPGA、维特比译码
30
TN791(基本电子电路)
2012-01-14(万方平台首次上网日期,不代表论文的发表时间)
共3页
63-65
点击收藏,不怕下次找不到~
10.3969/j.issn.1002-8978.2011.08.015
信道编码、FPGA、维特比译码
30
TN791(基本电子电路)
2012-01-14(万方平台首次上网日期,不代表论文的发表时间)
共3页
63-65
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn