卷积交织技术原理及其FPGA实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1002-8978.2010.08.023

卷积交织技术原理及其FPGA实现

引用
交织技术在数字通信中得到了广泛的应用,纠错码与交织技术结合起来能够显著提高数字通信质量.本文介绍了卷积交织与解交织的原理与主要性质,在此基础上采用Verilog HDL设计了一种面向RS(255,223)码的卷积交织器.该方案利用随机存储器(RAM)来代替先进先出移位寄存器(FIFO)的功能,采用基地址和偏移地址的方式来控制读写操作,实现数据延迟,完成卷积交织的功能.该设计具有实现简单,占用资源少的优点.

卷积交织、先进先出移位寄存器、随机存储器、现场可编程门阵列

29

TN911.22

2010-11-02(万方平台首次上网日期,不代表论文的发表时间)

共4页

74-77

相关文献
评论
暂无封面信息
查看本期封面目录

国外电子测量技术

1002-8978

11-2268/TN

29

2010,29(8)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn