10.3969/j.issn.1002-8978.2008.12.009
采用FPGA的高速数据采集系统
本文介绍了一种应用于高速数据采集的数字系统,该系统由高速模数转换器FPGA,SDRAM(synchronotrs dynamicrandomaccess memory)组成.该系统独立于处理器之外,给处理器预留了总线接口.任何的处理器只要把总线接口连接到此系统上,均可操作.与传统的数据采集系统相比,减少了处理器的控制,而且处理器的处理速度已不再影响系统的性能,提高了速度和效率,具有通用性.本文对高速模数转换器与FPGA的接口实现做了详细的描述,对如何把模数转换器的数据流进行缓冲做了介绍.并对如何在FPGA中构建SOPC(systerm on programmable chip)系统以及如何利用SOPC实现SDRAM的控制与存储进行了说明.经测试,本系统的数据采集的实时速度最高町达到250 MB/s,适用于大部分的高速数据采集场合.
高速数据采集、FPGA、控制、存储
27
TN409(微电子学、集成电路(IC))
2009-04-03(万方平台首次上网日期,不代表论文的发表时间)
共4页
30-32,39