10.3969/j.issn.1002-8978.2008.05.003
基于FPGA的并行PRBS序列的实现
本文从伪随机序列(PRBS-pseudo random sequence)的性能原理入手,介绍了一种以经典的线性反馈移位寄存器(LFSR-linear feedback shift register)电路为基础,采用并行处理方式的高速PRBS发生器,并在通用FPGA芯片上予以实现.该发生器在保证等效性的前提下,有效降低了工程实现的困难,为高速电子系统测试信号提供一种可行的解决方案.
伪随机序列、线性反馈移位寄存器、移位相加
27
TP332.11(计算技术、计算机技术)
2008-07-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
6-8