基于FPGA的并行PRBS序列的实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1002-8978.2008.05.003

基于FPGA的并行PRBS序列的实现

引用
本文从伪随机序列(PRBS-pseudo random sequence)的性能原理入手,介绍了一种以经典的线性反馈移位寄存器(LFSR-linear feedback shift register)电路为基础,采用并行处理方式的高速PRBS发生器,并在通用FPGA芯片上予以实现.该发生器在保证等效性的前提下,有效降低了工程实现的困难,为高速电子系统测试信号提供一种可行的解决方案.

伪随机序列、线性反馈移位寄存器、移位相加

27

TP332.11(计算技术、计算机技术)

2008-07-21(万方平台首次上网日期,不代表论文的发表时间)

共3页

6-8

相关文献
评论
暂无封面信息
查看本期封面目录

国外电子测量技术

1002-8978

11-2268/TN

27

2008,27(5)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn