10.3969/j.issn.1002-8978.2008.01.007
基于集成频率合成器的锁相环设计
本文介绍了采用直接数字频率合成器(DDS)和集成锁相频率合成器PE3236设计2.4G-4.4G Hz本振信号源的新方法,与传统采用小数分频的设计方法相比,具有电路简单、功耗低、体积小等优点,经制作实验电路板验证,试验电路的单边带相位噪声和频率分辨率都达到了预先的设计要求,试验取得了预期的效果.
直接数字频率合成器、集成频率合成器、单边带相位噪声
27
TN74(基本电子电路)
2008-04-01(万方平台首次上网日期,不代表论文的发表时间)
共4页
12-15