10.3969/j.issn.1002-8978.2007.12.009
用单片机与FPGA实现的DDS波形发生器
本文提出了一种用单片机和FPGA实现DDS信号源的实现方案.通过采用十进制累加器消除了二进制频率控制原理存在的固有误差,提高了信号源精度.通过对波形数据的量化减少了所需的存储容量.文中详细介绍了十进制频率控制原理,并例举了一种 100Hz~200KHz,步进100Hz的DDS波形发生器的参数设计及实现.仿真结果表明,该设计简单合理,能够有效的消除二进制频率控制原理存在的误差,整个系统在保证频率精度的同时可快速获得输出波形.
DDS、累加器、十进制频率控制、FPGA
26
TP3(计算技术、计算机技术)
2008-04-17(万方平台首次上网日期,不代表论文的发表时间)
共5页
26-29,67