多DSP处理器HOST接口的硬件设计
在现代通信、雷达和声纳系统中,需要进行非常复杂的数据处理.目前解决这些问题的有效办法是将多个DSP组成阵列处理系统,以增加整体数据处理能力.针对系统的要求,采用基于CPCI的高速阵列信号处理板卡.该板选用AD公司的高性能浮点DSP处理器TigerSharc101,使整板具有14.4GFLOPS的峰值浮点运算能力,它提供Link Port来实现片间和板间通信.本文介绍了该板的原理框图,FPGA的实现结构,着重于Host接口逻辑设计.实践证明,该板具有超强的运算能力和良好的扩展性.
CPCI总线、阵列信号处理、TigerSharc101
24
TP3(计算技术、计算机技术)
2005-11-17(万方平台首次上网日期,不代表论文的发表时间)
共5页
29-33