多DSP处理器HOST接口的硬件设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

多DSP处理器HOST接口的硬件设计

引用
在现代通信、雷达和声纳系统中,需要进行非常复杂的数据处理.目前解决这些问题的有效办法是将多个DSP组成阵列处理系统,以增加整体数据处理能力.针对系统的要求,采用基于CPCI的高速阵列信号处理板卡.该板选用AD公司的高性能浮点DSP处理器TigerSharc101,使整板具有14.4GFLOPS的峰值浮点运算能力,它提供Link Port来实现片间和板间通信.本文介绍了该板的原理框图,FPGA的实现结构,着重于Host接口逻辑设计.实践证明,该板具有超强的运算能力和良好的扩展性.

CPCI总线、阵列信号处理、TigerSharc101

24

TP3(计算技术、计算机技术)

2005-11-17(万方平台首次上网日期,不代表论文的发表时间)

共5页

29-33

相关文献
评论
暂无封面信息
查看本期封面目录

国外电子测量技术

1002-8978

11-2268/TN

24

2005,24(8)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn