基于FPGA的64kb/s时隙业务全交叉矩阵的设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.13921/j.cnki.issn1002-5561.2015.09.014

基于FPGA的64kb/s时隙业务全交叉矩阵的设计

引用
利用FPGA构建64kb/s时隙业务全数字交叉的方法模拟现有时隙交叉芯片的功能,通过设置与外部CPU通信接口使交叉配置更加灵活.采用数据缓冲存储和乒乓操作的方法保证数据的无缝交叉,基于数据位的交换方式使交叉操作更简便,模块化的设计便于扩展.经过硬件电路的实测,验证了设计后数据交叉的正确性.

64kb/s时隙、交叉矩阵、乒乓操作、FPGA

39

TN929.11

2015-11-12(万方平台首次上网日期,不代表论文的发表时间)

共4页

44-47

相关文献
评论
暂无封面信息
查看本期封面目录

光通信技术

1002-5561

45-1160/TN

39

2015,39(9)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn