10.13921/j.cnki.issn1002-5561.2015.09.014
基于FPGA的64kb/s时隙业务全交叉矩阵的设计
利用FPGA构建64kb/s时隙业务全数字交叉的方法模拟现有时隙交叉芯片的功能,通过设置与外部CPU通信接口使交叉配置更加灵活.采用数据缓冲存储和乒乓操作的方法保证数据的无缝交叉,基于数据位的交换方式使交叉操作更简便,模块化的设计便于扩展.经过硬件电路的实测,验证了设计后数据交叉的正确性.
64kb/s时隙、交叉矩阵、乒乓操作、FPGA
39
TN929.11
2015-11-12(万方平台首次上网日期,不代表论文的发表时间)
共4页
44-47