10.13921/j.cnki.issn1002-5561.2015.08.006
用于OTN分析仪的伪随机序列模块的设计
提出了一种用于OTN分析仪的伪随机序列模块的设计方案,通过对前两种伪随机序列生成方案的分析,发现其固有的缺点无法满足10bG/s的高速传输要求,从而在其基础上提出了第三种伪随机序列生成方案满足了时序和数据间插排列的要求.实现了ITU-T G.709,0.15x等相关建议要求的各种伪随机序列,并能够检测序列中是否存在误码和告警信息.通过利用Verilog语言编写相关代码,利用Modelsim仿真工具进行了功能验证并与相关仪表或设备对接测试,表明该方案是可靠的、正确的.
OTN、伪随机序列、数据间插、并行
39
TN918
江苏省自然科学基金BK20130418;江苏省高校自然科学研究项目13KJB470001;淮安市应用研究与科技攻关计划工业指导性项目HAGZ2014006;淮安市科技支撑项目SN13047
2015-09-29(万方平台首次上网日期,不代表论文的发表时间)
共4页
19-22