10.3969/j.issn.1002-5561.2013.02.014
SDH中E3复用/解复用系统的FPGA实现
基于FPGA设计了SDH中E3信号复用/解复用系统,包括HDB3编/译码模块、码速调整模块、映射/解映射模块、定位/解定位模块和复用/解复用模块等.在QuartusⅡ9.0中进行了仿真、综合、布局布线和时序仿真,直至各部分功能分别实现,并在Altera公司的Cyclone第四代产品EP4CE115F29C7N上验证了其正确性.用SDH分析仪ANT-5对设计结果进行了一周的测试,误码为0,说明设计基本正确.
同步数字系列、现场可编程门阵列、E3、复用、解复用
37
TN914.3
陕西省教育厅科学研究计划2010JK716
2013-08-26(万方平台首次上网日期,不代表论文的发表时间)
共3页
44-46