SDH中E3复用/解复用系统的FPGA实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1002-5561.2013.02.014

SDH中E3复用/解复用系统的FPGA实现

引用
基于FPGA设计了SDH中E3信号复用/解复用系统,包括HDB3编/译码模块、码速调整模块、映射/解映射模块、定位/解定位模块和复用/解复用模块等.在QuartusⅡ9.0中进行了仿真、综合、布局布线和时序仿真,直至各部分功能分别实现,并在Altera公司的Cyclone第四代产品EP4CE115F29C7N上验证了其正确性.用SDH分析仪ANT-5对设计结果进行了一周的测试,误码为0,说明设计基本正确.

同步数字系列、现场可编程门阵列、E3、复用、解复用

37

TN914.3

陕西省教育厅科学研究计划2010JK716

2013-08-26(万方平台首次上网日期,不代表论文的发表时间)

共3页

44-46

相关文献
评论
暂无封面信息
查看本期封面目录

光通信技术

1002-5561

45-1160/TN

37

2013,37(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn