10.3969/j.issn.1002-5561.2012.01.001
E1数据时隙插入与同步提取的实现研究(本期优秀论文)
介绍了一种为解决监控中心与数字直放站之间的传输要求而设计的一种E1数据时隙任意插入与同步提取的方案,该设计方案在基于一片E1接口芯片设计的E1数据接口电路的基础上通过FPGA实现,并配合ARM完成时隙的选择性调节.实际环境的试验结果表明:在工程实现中该方案具有良好的工作性能和一定的实际应用价值.
E1时隙、插入、同步提取、现场可编程门阵列
36
TN919
2012-04-27(万方平台首次上网日期,不代表论文的发表时间)
共3页
1-3