10.3969/j.issn.1002-5561.2009.08.002
12×10Gb/s CMOS并行光接收机前置放大器阵列设计
采用SMIC 0.18 μm CMOS工艺,设计了一种12路并行、每路工作速率为10Gb/s的光接收机前置放大器阵列,应用于高速芯片间的光互连.整个电路通过1.8V电压供电,采用RGC结构和有源电感并联峰化技术,单路中频跨阻增益为47.1dBΩ,-3dB带宽为8.9GHz.芯片工作时总的传输速率为120Gb/s.
并行光接收机、CMOS工艺、前置放大器阵列、串扰抑制、跨阻放大器
33
TN929.1
国家863计划2007AA01Z2a5
2009-10-30(万方平台首次上网日期,不代表论文的发表时间)
共3页
5-7