10.3969/j.issn.1002-5561.2009.07.010
2.5Gb/s SDH支路净荷处理器芯片实现
设计了一种2.5Gb/s同步光纤网络SDH中支路净荷处理器芯片.采用双向4路总线流水线结构,77.76MHz的系统时钟,即可实时处理2.5Gb/s的SDH数据.每路流水线处理12个时隙的C-3或TUG-2到TUG-3的映射复用及解复用,包括TUG-3通道开销POH的监测及TU-3的指针处理,支持STM-16的帧结构.采用TSMC 0.13 μ m工艺流片,技术指标符合ITU-T标准.芯片面积只有传统方法的35%,满足光纤通信传输的要求,并已成功用于光纤通信设备.
SDH、支路、芯片设计、净荷处理器
33
TN914.332:TN492
2009-08-05(万方平台首次上网日期,不代表论文的发表时间)
共4页
31-34