10.3969/j.issn.1002-5561.2008.10.015
MSTP中DCC开销协处理器的设计与实现
采用现场可编程门阵列(FPGA),设计了一种对多业务传输平台(MSTP)中数据通信通道(DCC)开销进行协处理的电路,可以满足多光口网元网管通信的需要.电路一侧通过总线与微处理器相连,另一端与段开销处理器相连.开销数据采用面向字节的HDLC协议进行封装与传输,电路以全双工方式工作,工作速率可达576kb/s.处理单个DCC通道需占用约800个4输入查找表(LUT)和3k字节的内部SRAM.
现场可编程门阵列、多业务传输平台、数据通信通道、开销
32
TN929.11;TN722
2008-12-01(万方平台首次上网日期,不代表论文的发表时间)
共3页
46-48