10.3969/j.issn.1002-5561.2007.11.014
DH中STM-1/TU-12解复用的设计及FPGA实现
分析了同步数字体系SDH中STM-1信号解复用出TU-12的过程,对该电路中各个功能模块的设计思路进行了详细分析,采用了并行化处理方式,重点讨论了支路净荷抽取处理和FIFO的使用,进而完成了STM-1/TU-12解复用电路的设计与实现,创新性地将并行化、净荷调整后抽取和FIFO缓存结合使用,用以简化电路的设计.最后,在ALTERA公司的EP1C6T144C8器件环境下上进行了验证.
SDH、解复用、支路净荷处理、指针解释、FIFO
31
TN919.11
2007-12-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
53-56