一种I2S音频数据处理电路的FPGA设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1673-808X.2016.06.006

一种I2S音频数据处理电路的FPGA设计

引用
为满足现代汽车电子系统成本低、灵活性高和扩展性强的设计要求,基于FPGA,设计了一种I2S音频数据处理电路.以I2S协议为基础,采用ZYNQ-7000开发平台,为音频解码芯片AUDU1761与CPU完成音频数据通信,实现了音频输入和输出功能.为音频解码设计独立时钟,解决了传统设计中占用CPU过多的问题,同时可以降低失真.仿真结果表明,电路设计合理,可实现对音频数据的接收和发送功能.

I2S、FPGA、ZYNQ、独立时钟

36

TN492(微电子学、集成电路(IC))

广西自然科学基金2013GXNSFAA019335

2017-02-24(万方平台首次上网日期,不代表论文的发表时间)

共5页

461-465

相关文献
评论
暂无封面信息
查看本期封面目录

桂林电子科技大学学报

1673-808X

45-1351/TN

36

2016,36(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn