基于FPGA的高速数据串口采集系统设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1673-808X.2013.04.005

基于FPGA的高速数据串口采集系统设计

引用
为了实现对高速数据的采集和分析,设计了一种以FPGA为核心逻辑控制模块和串口传输技术的高速数据采集系统.设计采用AD9233模数转换芯片和CycloneII系列的FPGA芯片.FPGA模块的设计采用Verilog HDL硬件描述语言实现,在QuartusII和ModelSim工具中实现软件设计和时序仿真验证.GPS信号的采集实验验证了该系统具有稳定性高、实时性强和准确度高等优点.

FPGA、数据采集、串口通信、Verilog HDL

33

TP274.2;TN409(自动化技术及设备)

国家自然科学基金61062003,61162007,61271284,61261033

2013-10-11(万方平台首次上网日期,不代表论文的发表时间)

共4页

275-278

相关文献
评论
暂无封面信息
查看本期封面目录

桂林电子科技大学学报

1673-808X

45-1351/TN

33

2013,33(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn