流水线微处理器的设计与实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1673-808X.2007.03.013

流水线微处理器的设计与实现

引用
提高指令级并行度是微处理器体系结构发展的重要方向,也是开发基于FPGA的高性能微处理器的重要内容之一.通过一个基于FPGA的流水线微处理器的设计流程、总体框架设计和采用的关键技术,设计并实现了流水线微处理器.经实例对所设计的流水线微处理器进行仿真实验,证实了流水线微处理器设计的正确性和高性能.结果表明微处理器的最大吞吐率为一个时钟周期解释完一条指令,在开发未来具有微处理功能的专用集成电路设计方面具有较高的实用价值.

FPGA、流水线、微处理器、吞吐率

27

TN47;TP368.1(微电子学、集成电路(IC))

桂林电子科技大学教学改革项目ZL0713

2007-07-30(万方平台首次上网日期,不代表论文的发表时间)

共5页

219-223

相关文献
评论
暂无封面信息
查看本期封面目录

桂林电子科技大学学报

1673-808X

45-1351/TN

27

2007,27(3)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn