10.3969/j.issn.1003-0107.2018.02.004
多通道高速AD采样电路设计与实现
为了满足相控阵雷达对通道数、采样率日益增高的要求,提出了一种采用3片4通道ADC实现12路高速AD采样的方案,结合高性能FPGA完成芯片的控制及数据处理,实现系统需求.介绍了多通道高速AD采样电路设计方案,分析了电源完整性、时钟抖动对系统性能的影响,产品的闭环测试验证了方案的正确及合理性.该方案通用性强,参数配置灵活方便,可广泛应用于相控阵雷达、MIMO通信、声呐等.
多通道、高速AD、时钟抖动、FPGA
TP274(自动化技术及设备)
2018-04-12(万方平台首次上网日期,不代表论文的发表时间)
共4页
11-14