高速串行误码测试仪设计与实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

高速串行误码测试仪设计与实现

引用
针对高速串行传输系统测试误码率的需求,设计实现了一种串行误码测试仪.采用了FPGA并行序列图形发生,高速串并/并串转换电路和模块化程序的设计思路,具有测试速率快、速率连续可变和测试图形种类多的特点.测试结果表明:该系统测试速率达100Mb/s~12.5Gb/s,支持PRBS和可编程数据等测试图形,具有良好的性能.

高速串行传输、误码率、现场可编程门阵列、误码测试、伪随机二进制序列

TM932

2017-08-16(万方平台首次上网日期,不代表论文的发表时间)

共4页

19-21,25

相关文献
评论
暂无封面信息
查看本期封面目录

电子质量

1003-0107

44-1038/TN

2017,(7)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn