10.3969/j.issn.1003-0107.2010.12.007
安全散列算法的FPGA实现与仿真
安全散列算法是一种常用的加密算法,在信息安全领域得到了广泛应用.该文通过设计硬件电路,建立SHA-1算法的模型并实现.在FPGA中实现SHA-1算法时采取并行处理的方法,对算法的实现流程进行了优化,通过模块化设计,缩短了算法实现的周期,减少了存储资源的占用.最后进行综合和仿真,验证了算法实现的正确性.
现场可编程逻辑门阵列、安全散列算法、硬件描述语言
TP393(计算技术、计算机技术)
2011-03-24(万方平台首次上网日期,不代表论文的发表时间)
共4页
19-21,28