10.3969/j.issn.1003-0107.2009.12.013
基于SRAM和FPGA的DSO深存储功能设计
存储深度决定了数字存储示波器能够连续采集信号的最大时长,也决定了示波器在各个时基档位的实时采样率,提高存储深度有助于提高示波器的连续捕获时间和实时采样率.文章采用SRAM进行数据存储,利用FPGA接收采样率为1Gsps的ADC的采样数据及控制SRAM的读写等,实现了采样率为1Gaps、存储深度为1M的深存储功能设计.
深存储、数字存储永波器、SBAM、FPGA
TP274(自动化技术及设备)
2010-03-29(万方平台首次上网日期,不代表论文的发表时间)
共4页
30-33