10.3969/j.issn.1003-0107.2008.11.005
合成脉冲信号延迟的一种精密控制电路没计
文中提出一种基于FPGA和高速ECL器件,利用计数器和延迟线实现标准时钟信号的延迟,从而实现精密控制脉冲延迟大范围连续可调的方法.该技术可实现频率覆盖范围为50MHz~250MHz,脉冲可调延迟范围为Ous~3us.分辨率为10ps的脉冲信号延迟.
FPGA、ECL器件、延迟
TN79(基本电子电路)
2009-02-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
15-18