10.14106/j.cnki.1001-2028.2021.1699
基于非线性PD和DAPD的锁相环频率合成器实现
为了实现锁相环的快速锁定和稳定的带宽调节,提出了一种采用快速锁定辅助鉴别鉴相器锁相环的频率合成器.首先,通过对传统锁相环中的鉴相器的线性与非线性特性分析,设计了一种新的非线性特性鉴相器;然后,在此基础上实现了构成PLL频率合成器的辅助鉴别鉴相器,并给出了PLL频率合成器的各模块电路实现.实验结果表明,提出的PLL频率合成器不但能够减少PLL的捕捉时间,提高开关速度,而且能有效地保持噪声带宽.在100 kHz偏移时的输出相位噪声为-91 dBc/Hz,峰-峰值抖动为110 ps,实测芯片尺寸为30 mm×2 mm,功耗为100 mW.
鉴相器;锁相环;频率合成器;非线性;噪声带宽;快速捕获;锁定
40
TN74(基本电子电路)
四川省人工智能重点实验室项目2015RYJ02
2021-08-10(万方平台首次上网日期,不代表论文的发表时间)
共7页
710-716