10.14106/j.cnki.1001-2028.2019.03.016
MMIC芯片衰减器的设计与检测
本文提供了一种单片微波集成电路(MMIC)芯片衰减器,采用氮化钽薄膜作为电阻材料,利用嵌套掩膜刻蚀技术将芯片衰减器结构一层一层套刻在陶瓷基片上.主要研究了利用氮化钽薄膜电阻制作芯片衰减器的优点,结合HFSS仿真软件,建立3 dB和10 dB芯片衰减器的有限元模型,并对实物产品进行测试验证.试验结果表明:3 dB芯片衰减器在DC~20 GHz工作频率内有较好的衰减响应,回波损耗在整个宽频带内都小于-20 dB,衰减量偏差在DC~12 GHz工作频率内小于±0.3 dB.10 dB芯片衰减器在DC~20 GHz工作频率内也有较好的衰减响应,回波损耗在整个宽频带内都小于-19 dB,衰减量偏差在DC~12 GHz工作频率内小于±0.35 dB.
嵌套掩膜刻蚀、HFSS仿真、MMIC芯片衰减器、氮化钽薄膜、回波损耗
38
TN715(基本电子电路)
2019-04-28(万方平台首次上网日期,不代表论文的发表时间)
共5页
86-90