10.3969/j.issn.1674-6236.2018.13.002
基于FPGA的系数可重载式SRRC滤波器
为消除通信系统中的码间串扰,提高频带利用率,常采用平方根升余弦滤波器来实现基带信号的成形滤波处理.本文详细介绍了平方根升余弦滤波的实现原理,采用IP核与FDATOOL工具在ISE平台上实现了系数可重载式平方根升余弦滤波及速率变换.并给出了ModelSim的仿真结果,证明了平方根升余弦滤波器的升余弦特性、变速率和在线系数重载的功能.该平方根升余弦滤波器实现方式简单,节约FPGA内部资源,并且具有较好的实时性和可靠性,主要用于卫星通信、无线通信系统中的成形滤波和匹配滤波.
信息处理技术、平方根升余弦滤波器、系数可重载、FPGA、节约资源
26
TN943.3
2018-12-19(万方平台首次上网日期,不代表论文的发表时间)
共5页
5-8,13