10.3969/j.issn.1674-6236.2011.01.012
嵌入式DSP访问片外SDRAM的低功耗设计研究
为了降低DSP外部SDRAM存储系统的功耗,针对DSP访问片外SDRAM的功耗来源特点,提出了基于总线利用率动态监测的读写归并方案.该方案动态监测外部存储器接口(EMIF)总线的利用率,根据总线4,1用率的不同选择开放的页策略、封闭的页策略或休眠模式;设计了简化的指令Cache(I-Cache),采用块读的方法取指令;设计了写后数据缓冲区,由EMIF对同一行的读写进行归并.经计算,根据EMIF总线利用率的不同(10%~40%),该方案相比单纯采用开放的页策略,功耗可减少5%~20%左右.
DSP、SDRAM、低功耗、读写归并
19
TN432(微电子学、集成电路(IC))
2011-05-20(万方平台首次上网日期,不代表论文的发表时间)
共3页
39-41