基于压控自旋轨道矩磁性随机存储器的存内计算全加器设计
随着互补金属氧化物半导体技术的特征尺寸的不断缩小,其面临的静态功耗问题缩越来越突出.自旋磁随机存储器(MRAM)由于其非易失性、高速读写能力、高集成密度和CMOS兼容性等良好特性,受到了学术界的广泛关注和研究.该文采用电压调控的自旋轨道矩随机存储器设计了一个存内计算可重构逻辑阵列,能够实现全部布尔逻辑功能和高度并行计算.在此基础上设计了存内计算全加器并在40 nm工艺下进行了仿真验证.结果表明,与当前先进研究相比,该文提出的全加器具有更高的并行度,能够实现更快的计算速度(约1.11 ns/bit)和更低的计算功耗(约5.07 fJ/bit).
全加器、存内计算、自旋轨道距、磁隧道结、可重构
45
TN43(微电子学、集成电路(IC))
2023-11-02(万方平台首次上网日期,不代表论文的发表时间)
共6页
3228-3233